Synopsys, yapay zekayı çip tasarım araçlarına yayıyor – Strateji


Synopsys, bilgi işlem yongaları tasarlamanın çeşitli aşamalarında daha hızlı daha iyi sonuçlar almak için tasarlanmış yeni yapay zeka araçlarını piyasaya sürdü.

Synopsys, şirketlerin bilgi işlem çipleri tasarlamak için kullandıkları yazılımları yapar.

Modern çiplerin on milyarlarca transistörü vardır ve çip üzerindeki hassas düzenlemelerinin maliyet ve performans üzerinde büyük etkisi vardır, bu nedenle tasarımcılar yardımcı olması için Synopsys gibi şirketlerin yazılımlarını kullanır.

Synopsys ilk olarak üç yıl önce çip tasarım sürecinin bir parçası için bir AI aracı yayınladı ve sistemi kullanan Samsung Electronics ve ST Microelectronics gibi müşterilerle birlikte.

Synopsys’in California, Santa Clara’daki yıllık kullanıcı konferansında piyasaya sürdüğü araçlar, çip tasarım sürecinde çok daha fazla yayıldı.

Mühendislerin tasarımlarındaki hataları bulmasına, imalat ortaklarından fiziksel numune çiplerini test etmesine ve seri üretim başladıktan sonra üretim hattından çıkan hatasız çiplerin oranını artırmasına yardımcı olmayı hedefliyorlar.

Synopsys ayrıca analog çip tasarımlarını bir üretim ortağından diğerine taşımayı kolaylaştıran bir araç yayınladı. Bu tür hareketler geleneksel olarak pahalı ve zaman alıcı olmuştur.

Synopsys’in başkanı ve COO’su Sassine Ghazi, çip tedarik zinciri krizi ve ABD’nin iş yapma konusundaki ihracat kontrollerinin ikili darbesinin çip yöneticilerinin daha fazla seçenek aramasına neden olduğunu söyledi.

Ghazi, “Her CEO bir alternatif arıyordu. Birisi Çinlileri veya Tayvanlıları kullanamayacağınızı söylerse kimse hazırlıksız yakalanmak istemez,” dedi.

Synopsys CEO’su Aart de Geus, yarı iletken endüstrisi yongacıklar olarak bilinen, daha büyük, daha karmaşık yongalar oluşturmak için birden fazla yonganın bir araya getirilip bir araya getirilmesine doğru kaydıkça, şirketin önümüzdeki yıllarda yapay zeka araçlarına daha fazla yatırım yapmayı planladığını söyledi.

Konferans sırasında bir röportajda “Kelimenin tam anlamıyla birbirine yapıştırılmış birden fazla çip tasarladığınızda, onları izole olarak tasarlamıyorsunuz” dedi. “Onları birlikte optimize edersiniz.”



Source link